Laboratorio I Compuertas

COMPUERTAS LOGICAS


Como sabemos los circuitos digitales manejan una serie de compuertas lógicas que se basan en la operación booleana sumar, multiplicar, negar o afirmar, lo que se desea con este laboratorio es entender el funcionamiento de estas compuertas utilizando solo una de ellas.



La tecnología TTL, lógica transistor a transistor utiliza una tensión de alimentación comprendida entre los 4,75V y los 5,25V, por lo que en general se utiliza 5V, los niveles lógicos vienen definidos por el rango de tensión comprendida entre 0,0V y 0,8V para el estado Low (bajo) y los 2,4V y Vcc para el estado High (alto). En nuestro caso se utiliza un Vcc de 5V y se optiene una corriente en el circuito de 30uA.

Circuitos TTL

La tecnología CMOS, Complementary metal-oxide-semiconductor tiene como principal característica la utilización conjunta de transistores de tipo pMOS y tipo nMOS configurados de tal forma que, en estado de reposo, el consumo de energía es únicamente el debido a las corrientes parásitas con ello teniendo un bajo consumo de potencia estática, gracias a que los transistores de tipo MOSFET tienen una alta impedancia de entrada, sus tensiones pueden variar entre los 3V y los 12V, en nuestro caso se utiliza un Vcc de 3.45V y se optiene una corriente en el circuito de 7.2uA.


Circuitos CMOS